英特尔详解Ponte Vecchio Xe HPC GPU A0芯片设计
在2021架构日活动期间,英特尔详细介绍了PonteVecchioA0的芯片设计。考虑到英特尔长期缺乏独立显卡方面的经验,PonteVecchio可算是该公司一项雄心勃勃的登月计划。现在看来,由RajaKoduri和MasoomaBhaiwala带领的这支开发团队,着实给
在 2021 架构日活动期间,英特尔详细介绍了 Ponte Vecchio A0 的芯片设计。考虑到英特尔长期缺乏独立显卡方面的经验,Ponte Vecchio 可算是该公司一项雄心勃勃的登月计划。现在看来,由 Raja Koduri 和 Masooma Bhaiwala 带领的这支开发团队,着实给我们带来了不少惊喜。
(图 via WCCFTech)
对于英特尔公司的投资者们来说,Ponte Vecchio 有助于其在 HPC GPU 市场抢占更多的份额。
Raja Koduri 手里拿着的,就是 Ponte Vecchio A0 芯片。
2021 架构日活动期间,英特尔还坦承已扫清 Xe HPC 架构上市前的最后一道障碍。
上图中的蓝色和绿色线条,分别指代了英特尔 Xe 和竞争对手(或许是英伟达)。随着 Ponte Vecchio 在 2021 年的横空出世,英特尔在 HPC GPU 领域也实现了重大的超越。
英特尔透露,在打造 Ponte Vecchio 的设计过程中,他们几乎对所有部分都进行了重新设计和重组。
据悉,Ponte Vecchio 封装中包含了 47 块“瓦片”,且各个瓦片可能基于不同的代工厂(比如 Intel 自家或台积电)。
显然,这需要极高的封装工艺作为支撑,才能最终让 Ponte Vecchio 成为一个有“凝聚力”的整体。
Folsom 团队已经测量了 45 TFLOPs 的 FP32 吞吐量、5 TBps 的显存带宽、以及 2 TBps 的连接带宽,以验证 A0 芯片的所有部分都如预期般正常工作,并且有望为图形领域的重大突破做出贡献。
以 Resnet 基准测试为例,英特尔已经证明了 A0 Ponte Vecchio 芯片可打破世界纪录。
此外英特尔 Xe HPC 将提供 1 个或 2 个堆栈设计,且 Xe Link 链路将用于在多个子系统中连结 Ponte Vecchio 。
与 Xe HPG 不同的是,Ponte Vecchio GPU 中的 Xe HPC 内核,拥有 8 个矢量引擎(512 位)和 8 个矩阵引擎(4096 位)。
很明显,英特尔似乎已经迈过了图形技术停滞不前的低谷,并在高性能图形计算领域迎来了突飞猛进般的重大进展。
值得一提的是,规划中的 Aurora 超算,也将使用该公司的 Ponte Vecchio GPU 加速卡。
该公司甚至搬出了一个 Aurora Blade 刀片组件,无数的 Aurora Blade 单元将可组合成为一个超算集群。
相关文章:
- 信用卡 PIN 码很容易猜测
- 神经元簇发能模拟 AI 学习策略
- 蜘蛛丝可能根本不具有抗菌性质
- 佳能因禁止无墨水打印机扫描被起诉
- DeepMind盈利后开始「买买买」!收购机器人模拟平台MuJoCo,全面开源
- 分析师:新MacBook Pro搭载自家芯片,苹果利润率更高了
- 格芯提交上市申请IPO,筹资约26亿美元
- 美股周二:中概股普涨 阿里涨超6% 高途涨逾12%
- 搭配自研处理器与安卓12,谷歌新机Pixel 6起价599美元
- 摩根士丹利:马斯克有望凭SpaceX成首位万亿美元富豪
- 《鱿鱼游戏》助奈飞三季度新增用户翻倍,股价近新高
- DOTA 2又上热搜了 为什么这次大家到处刷“猛犸”?
- 多位游戏巨头联合希望美国政府监管盗版和作弊网站
- Google Play Data Safety开始接受开发者申请:2022年将强制执行
- 价格欺诈投诉引发公益诉讼 京东“划线价”格式条款须整改
发表回复